Junction Field Effect Transistor

Junction Field Effect Transistor

Der Sperrschicht-Feldeffekttransistor (SFET, engl. junction-fet, JFET bzw. non-insulated-gate-fet, NIGFET) ist der am einfachsten aufgebaute Unipolartransistor aus der Gruppe der Feldeffekttransistoren; man unterscheidet zwischen n-Kanal- und p-Kanal-JFETs. Die folgenden Erläuterungen beziehen sich auf n-Kanal-JFETs. Beim p-Kanal-JFET sind die n- und p-Zonen vertauscht und die Vorzeichen aller Spannungen und Ströme kehren sich um.

Schaltsymbole von JFETs

Inhaltsverzeichnis

Aufbau

Größenänderung der Sperrschicht mit der Gate-Source-Spannung UGS

Ein n-Kanal-JFET besteht aus einem n-dotierten Bereich, welcher von einer p-Zone (Sperrschicht) umschlossen wird (siehe auch p-n-Übergang). An der n-Schicht sind die Anschlüsse Drain (D; Drain = Senke, Abfluss) und Source (S; Source = Quelle, Zufluss) einlegiert. Die Drain-Source-Strecke nennt man n-Kanal. Die p-Zone ist der so genannte Gate-Anschluss (G; Gate = Tor). Dieser Anschluss dient der Steuerung des JFETs. Er bildet mit dem n-Kanal eine p-n-Diode. Der JFET ähnelt somit dem MESFET (engl. metal-semiconductor FET) bei dem anstelle des p-n-Übergangs ein Metall-Halbleiter-Übergang (Schottky-Übergang) verwendet wird. In der Funktionsweise unterscheiden sich JFET und MESFET nicht.

Funktion

Beispiel für Ausgangskennlinienfeld eines n-Kanal-JFET

Bei offenem Gate-Anschluss verhält sich der n-Kanal ähnlich wie ein ohmscher Widerstand. Ohne Ansteuerung am Gate ist der JFET also leitend. Wird das Gate mit der Source verbunden und zusätzlich die Drain-Source-Spannung UDS am n-Kanal erhöht, so steigt der Strom solange an, bis eine maximale Einschnürung des Kanals erreicht wurde. Diese Spannung wird als Abschnür- oder pinch-off-Spannung Up (siehe Ausgangskennlinie) bezeichnet, sie entspricht der Schwellspannung Uth bei MISFETs. Bei weiterer Erhöhung von UDS bleibt der Drainstrom ID nahezu konstant. Die Einschnürung hat sich stabilisiert und horizontal (im Beispielbild) ausgedehnt, d. h., die „zusätzliche“ Kanalspannung wird nun vom „pinch off“ weg, im Kanal absorbiert. Dies ist der normale Arbeitsbereich dieses Transistors und der entsprechende Drainstrom wird IDSS (von engl. drain sourceshorted to gate) genannt. Der Transistor kann in diesem Zustand (quasi) als Konstantstromquelle mit IDSS verwendet werden, nachteilig gegenüber „richtigen“ Konstantstromquellen ist eine erhöhte Temperaturabhängigkeit. Die Größe der pinch-off-Spannung ist abhängig von der Dotierung ND bzw. A und der Breite a des Kanals:

 U_\mathrm{p} = \frac{e N_\mathrm{D} a^2}{2 \varepsilon_\mathrm{r} \varepsilon_0}
Entstehung des pinch-off und Steuereffekt beim JFET

Durch Anlegen einer negativen Vorspannung zwischen Gate und Source wird die Raumladungszone der Gate-Source-Diode vergrößert (n-Kanal-JFET). Der Kanal wird in der Breite und Länge zusätzlich moduliert (Pinch-Off-Region; siehe Bild).[1][2][3] Dadurch ist eine Steuerwirkung bei hohem Ausgangswiderstand am Drain möglich (ähnlich wie beim Bipolartransistor oder einer Pentode). Im Ausgangskennlinienfeld ist zu sehen, dass sich der Strom der horizontalen Kennlinienäste im aktiven Bereich zu kleineren Werten verschiebt. Auch in diesem Fall bewirkt eine Erhöhung der Drain-Source-Spannung nur eine sehr geringe Änderung des Drainstroms.

Arbeitspunkeinstellung mit RS und Temperaturkompensation

Die gewünschte Arbeitspunkteinstellung für den Betrieb ist sehr einfach und geschieht, analog zu einer Elektronenröhre, entweder mit einem Source-Widerstand oder durch eine negative Gate-Source-Vorspannung. Wie bei einer Elektronenröhre ist auch beim JFET die Steilheit  S = \frac{d I_\mathrm{D}}{\mathrm{d} U_\mathrm{GS}} sehr gering und für eine hohe Spannungsverstärkung sind z. B. relativ große Arbeitswiderstände erforderlich. Vorteilhaft ist, wie bei der Elektronenröhre oder MISFETs, die nahezu leistungslose Steuerung des JFETs (für den stationären Betrieb). Da die zum Steuern des Drainstromes verwendete Gate-Source-Strecke immer in Sperrichtung betrieben wird, fließt durch das Gate nie mehr als der Sperrstrom von einigen Picoampere. Bei höheren Frequenzen treten kapazitive Ströme auf.

Wird der JFET unterhalb der Pinch-Off-Spannung im linearen Bereich betrieben (ohmsche Region; siehe Bild), kann er z. B. für eine automatische Verstärkungsregelung (engl. automatic gain control, AGC) als Teil eines Spannungsteilers verwendet werden. Er verhält sich dort ähnlich einer Triode.

Die Steuerkennlinie (ID gegen UGS) ist eine komplizierte Funktion und kann durch eine quadratische Funktion angenähert werden.[4] Die nachfolgende Formel beschreibt das einfache Modell des Transistors im Pinch-Off-Bereich. IDSS und Up sind wie oben beschrieben von der Herstellung abhängige Parameter und werden im Datenblatt angegeben.

I_\mathrm{DS} = I_\mathrm{DSS}\left[1 - \frac{U_\mathrm{GS}}{U_\mathrm{p}}\right]^2

Einsatzgebiete

Der JFET erzeugt gegenüber dem Bipolar-Transistor bei Frequenzen unterhalb von ca. 1kHz eine deutlich kleinere Rauschleistung, bei höheren Frequenzen ist der Einsatz sinnvoll, wenn der Quellenwiderstand grösser als ca. 100 kΩ…1 MΩ ist ( Typisch für Kondensatormikrophone, Piezoelektrische Sensoren, hochwertige Photodetektoren oder Aktivantennen mit geringer Höhe ).

Für Anwendungen als Stromquelle, die so genannte Stromregeldiode, oder einstellbarer Widerstand sind vorgefertigte Typen mit abgestuften Werten erhältlich.

Weiter wird er zu Umschaltung von Signalspannungen im NF- und HF-Bereich, als Schaltmischer bei hohem Signalpegel und als Signaldiode mit geringem Sperrstrom verwendet.

Bekannte Kleinsignal-Typen

BF245A/B/C
n-Kanal JFET; typische Parameter: UDS ≤ 30 V; Pmax = 0,30 W; IDSS = 2…6,5 mA (A-Typ) / 6…15 mA (B-Typ) / 12…25 mA (C-Typ); Up ≈ –8 V; Bauform TO-92
MMBF4416
n-Kanal JFET; typische Parameter: UDS ≤ 30 V; Pmax = 0,225 W; IDSS = 5…15 mA; Bauform SOT-23

Siehe auch

  • Stromregeldiode (engl. current regulation diode, CRD bzw. current limiting diode, CLD)

Quellen

  1. The Semiconductor Data Book, Motorola Inc. 1969 AN-47
  2. Data & Design Manual, Teledyne Semiconductors 1981, Junction FETs in Theorie and Application
  3. Low Power Discretes Data Book, Siliconix incorporated 1989, Application Note LPD-1
  4. H. H. Meinke, F. W Gundlach: Taschenbuch der Hochfrequenztechnik – Band 1: Grundlagen. Springer-Verlag, Berlin 1992, ISBN 3540547142. S. G20

Wikimedia Foundation.

Игры ⚽ Поможем написать курсовую

Schlagen Sie auch in anderen Wörterbüchern nach:

  • Junction Field Effect Transistor — Schémas de principe d un JFET à canal N Un transistor de type JFET (Junction Field Effect Transistor) est un transistor à effet de champ dont la grille est directement en contact avec le canal. On distingue les JFET avec un canal de type N, et… …   Wikipédia en Français

  • enhancement-mode junction field-effect transistor — sandūrinis praturtintosios veikos lauko tranzistorius statusas T sritis radioelektronika atitikmenys: angl. enhancement mode JFET; enhancement mode junction field effect transistor vok. Sperrschicht Feldeffekttransistor des Anreicherungstyps, m… …   Radioelektronikos terminų žodynas

  • vertical-junction field-effect transistor — lauko tranzistorius su stačiąja sandūra statusas T sritis radioelektronika atitikmenys: angl. vertical junction field effect transistor vok. Vertikalübergang Feldeffekttransistor, m rus. полевой транзистор с вертикальным p n переходом, m pranc.… …   Radioelektronikos terminų žodynas

  • n-channel junction field-effect transistor — sandūrinis lauko tranzistorius su n kanalu statusas T sritis radioelektronika atitikmenys: angl. n channel JFET; n channel junction field effect transistor vok. n Kanal Sperrschicht Feldeffekttransistor, m rus. n канальный полевой транзистор с p… …   Radioelektronikos terminų žodynas

  • Field-effect transistor — FET redirects here. For other uses, see FET (disambiguation). High power N channel field effect transistor The field effect transistor (FET) is a transistor that relies on an electric field to control the shape and hence the conductivity of a… …   Wikipedia

  • junction-gate field-effect transistor — sandūrinis lauko tranzistorius statusas T sritis radioelektronika atitikmenys: angl. junction gate FET; junction gate field effect transistor; p n junction FET vok. Sperrschicht Feldeffekttransistor, m; Sperrschicht FET, m rus. полевой транзистор …   Radioelektronikos terminų žodynas

  • Metal Semiconductor Field Effect Transistor — n Kanal Sperrschicht Feldeffekttransistoren (JFET) Der Metall Halbleiter Feldeffekttransistor (engl. metal semiconductor field effect transistor, MeSFET) gehört zur Gruppe der Sperrschicht Feldeffekttransistoren (JFET). Im Aufbau ähnelt er einem… …   Deutsch Wikipedia

  • Double Diffused Metal Oxide Semiconductor Field Effect Transistor — Der Metall Oxid Halbleiter Feldeffekttransistor (englisch: metal oxide semiconductor field effect transistor, MOSFET auch MOS FET, selten MOST) ist eine Variante der Feldeffekttransistoren mit isoliertem Gate (IGFET), genauer der Metall Isolator… …   Deutsch Wikipedia

  • Metal Oxide Semiconductor Field Effect Transistor — Der Metall Oxid Halbleiter Feldeffekttransistor (englisch: metal oxide semiconductor field effect transistor, MOSFET auch MOS FET, selten MOST) ist eine Variante der Feldeffekttransistoren mit isoliertem Gate (IGFET), genauer der Metall Isolator… …   Deutsch Wikipedia

  • field-effect transistor — noun a transistor in which most current flows in a channel whose effective resistance can be controlled by a transverse electric field • Syn: ↑FET • Hypernyms: ↑transistor, ↑junction transistor, ↑electronic transistor …   Useful english dictionary

Share the article and excerpts

Direct link
Do a right-click on the link above
and select “Copy Link”